Diseño e implementación de una red neuronal en una FPGA para recuperación de patrones.
DOI:
https://doi.org/10.21754/tecnia.v17i2.367Palabras clave:
red neuronal, FPGA, recuperación de patronesResumen
Este trabajo de investigación muestra el diseño e implementación en hardware basado en dispositivos lógicos programables de alta complejidad como FPGAs, de una red neuronal artificial Hopfield para la recuperación de patrones almacenados a partir de patrones difusos. Fueron diseñados en redes neuronales artificiales (básicas y avanzadas), utilizando herramientas de diseño electrónico FDA y lenguaje de descripción de hardware.
Descargas
Citas
[1] Zurada, J. M., "Introduction to Artificial Neural Systems", PWS Publishing Company, pp. 325-354, USA, 1992.
[2] Personnaz, L., Guyon, I., Dreyfus, G., "Collective computational properties of neural neworks: New learning mechanisms", Physical Review A, 34, 5 pp. 4217-4228, USA, 1986.
[3] Martín del Brío, B., Sanz Molina, A., "RedesNeuronales y Sistemas Difusos" 2da Edición,Alfaomega Grupo Editor, pp. 123-142, México, 2002.
[4] Altera Corporation, "Altera UP1 University Program Design Laboratory Package User Guide", USA, 1997.
[5] Altera Corporation, "Altera Max+Plus II Getting Started Manual", USA, 1997.
[6] Texas Instruments, Inc. "BQ4016/BQ4016Y 1024Kx8 Nonvolatile SRAM Data Sheet", USA, 1999.
[7] Altera Corporation, DE2 Development and Educational Board, USA, 2007: http://university.altera.com/materials/boards/unv-de2-board.html.
[8] Altera Corporation, DE2 Development and Education Board User Manual, ver 1.4, USA, 2006: http://university.altera.com/materials/boards/D E2 UserManial.pdf
[9] Altera Corporation, "Quartus II software for education, USA, 2007:
http://university.altera.com/materials/software/unv-quartus 2.html
[10] Altera Corporation, "Introduction to the Quartus II Software Manual", USA, 2006.
[11] Hertz, J., Krogh, A., Palmer, R.. "Introduction to the Theory of Neural Computation" Addison-Wesley, pp. 11-70, USA, 1991.
[12] McEliece, R., Posner, E., Rodemich, E., Venkatesh, S., "The Capacity of the Hopfield Associative Memory" IEEE Trans. Information Theory IT-33(4) pp. 461-482, USA, 1987.
[13] Morales, A., Briceño, C., "Diseño e implementación de una red neuronal en un FPGA para recuperación de patrones" Informe Final, Instituto de Investigación FIEE-UNI, Lima - Perú, 2008.
Descargas
Publicado
Cómo citar
Número
Sección
Licencia
Derechos de autor 2007 TECNIA
Esta obra está bajo una licencia internacional Creative Commons Atribución 4.0.
Los artículos publicados por TECNIA pueden ser compartidos a través de la licencia pública internacional Creative Commons: CC BY 4.0. Permisos lejos de este alcance pueden ser consultados a través del correo tecnia@uni.edu.pe